Qualität im Designprozess

23.10. - 23.10.2018 Berlin

Das Design bestimmt den Komplexitätsgrad, die Materialauswahl, die Testprozeduren uvm. und nimmt dadurch Einfluss auf zentrale Größen wie Kosten, Funktionalität und Zuverlässigkeit.

Das Seminar zeigt auf, unter welchen Voraussetzungen und in welchem Umfang der Elektronik-Design-Prozess zu gestalten ist, damit er den Anforderungen gerecht werden kann.

Es behandelt den systematischen Weg von der Produktidee über die Entwicklung, dem Leiterplatten- und Baugruppendesign, dem ersten Muster, der Serienproduktion bis hin zur umweltgerechten Entsorgung. All diese Bereiche müssen im Design ihre lückenlose Beachtung finden.

Beginn

23.10.2018 — 08:30 Uhr

Ende

23.10.2018 — 17:00 Uhr

Veranstaltungsort

Berlin

Kosten

FED-Mitglieder: 440,00 €
Nichtmitglieder: 595,00 €

Staffelpreis (ab der zweiten Anmeldung)
FED-Mitglieder: 375,00 €
Nichtmitglieder: 510,00 €

Was bedeutet Qualität?

  • Begriffserklärung
  • Forderungen an ein Produkt
  • Was sind relevante Forderungen (Gesetze)

Marketingprozess

Meile 01: Lastenheft, Projektantrag

  • Produktidee vom Markt, Kunde oder Folgeprodukt
  • Review - Massnahmen

Meile 02: Pflichtenheft, Projektpläne

  • Produktanforderung (Review)
  • Spezifikation

Entwicklungsprozess

Meile 03: Funktionsmodell, Funktionsmuster

  • Überbetriebliche Vorgaben (Gesetzgebung)
  • RoHS
  • Richtlinien
  • Transportwege
  • Umwelteinflüsse im Einsatz
  • Qualifikationskonzept
  • Prüfkonzept
  • Zuverlässigkeit
  • Produktions- und Prüfablaufplan
  • Neueröffnung und Freigabe von Bauteilen
  • Schaltplan
  • Kritische Elemente
  • Material beschaffen (Funktionsmuster und Prototyp)
  • Leiterplattendesign
  • Daten- und Dokumentation erstellen (Leiterplatte und Baugruppe)
  • Leiterplatte, Baugruppe herstellen
  • Mechanik herstellen
  • Ermitteln des Istzustandes (Funktion usw.)

Meile 04: Prototyp

  • Prototypen herstellen
  • Verifikationsphase:
    • Funktionsprüfungen
    • Qualifizierung gemäss Qualifikationskonzept
    • Zuverlässigkeitsberechnungen
    • Konformitätsnachweis (CE)

Beschaffung- und Fertigungsprozess

Meile 05: Nullserie (Vorserie)

  • Herstellung einer Nullserie
  • Validierungsphase (Prüfungen auch aus der Sicht des Kunden)
  • Überprüfung funktionellen Daten (Spezifikation)
  • Implementation sämtlicher Rotänderungen (D), Rotkorrex (CH)
  • Unterlagenbereinigungen des gesamten Designprozesses
  • Freigaben zur Serienfertigung erteilen

Verkauf- und Kundendienstprozess

Meile 06: Serienfertigung

  • Regelmässige Information aus dem Feld durch den Kundendienst
  • Projektabschluss
  • Abkündigung (Obsolenz), Entsorgung

Das Seminar richtet sich an aktive Leiterplattendesigner, sowie alle Mitarbeiter in der Qualitätssicherung.
Die Teilnehmer sollten über Kenntnisse im Layout sowie der Fertigung von Leiterplatten und Baugruppen verfügen.

Erika Reel

Mitglied des FED-Vorstands und verantworlich für den Bereich Design im FED. Nach 7-jähriger Tätigkeit als PCB Layouterin bei ABB in Turgi war Erika Reel 22 Jahre bei der Firma Omnisec AG in Dällikon, Schweiz, tätig. In der Entwicklung der hochzuverlässigen Nachrichtentechnik hat sie 10 Jahre die Elektronikkonstruktion und 10 weitere Jahre die Elektronik und Mechanikkonstruktion geleitet.

FED e. V.
Schulungsraum
Plaza Frankfurter Allee
Frankfurter Allee 73c, 5. OG
10247 Berlin
Tel. 030 340 6030-50

Anfahrtsbeschreibung

08:30 - 17:00 Uhr

Enthaltene Leistungen

Schulungsunterlagen, Prüfung zur Anrechnung ZED Level IV, ein Teilnahmezertifikat, Mittagessen und alkoholfreie Pausengetränke.

Die Schulungen werden in Deutsch gehalten.

Nach Eingang Ihrer Anmeldung erhalten Sie als Bestätigung der Teilnahme eine Rechnung mit dem Zahlbetrag. Der Kostenbeitrag ist vor Veranstaltungsbeginn an den FED zu überweisen. Bitte zahlen Sie erst nach Erhalt der Rechnung.

Bei Stornierung der Anmeldung zwischen 28 und 14 Tagen vor Seminar-/Kursbeginn (nur schriftlich per Post, E-Mail oder Telefax möglich – es gilt der Posteingangsstempel) wird eine Stornogebühr in Höhe von 30 % des Gesamtrechnungsbetrages erhoben. Danach ist in jedem Fall der volle Betrag zu zahlen. Bei Nichterscheinen oder verspäteter Abmeldung besteht kein Anspruch auf Rückerstattung der Teilnahmegebühr.

Der Veranstalter behält sich das Recht vor, den Seminartermin auch nach erfolgter Anmeldebestätigung unter Rückerstattung der Gebühren abzusagen.Mindestteilnehmerzahl: 10

Zertifizierter Elektronik-Designer Level IV

ZED Pflichtseminar

Für Teilnehmer am Weiterbildungsprogramm zur Erlangung der Qualifikation "Zertifizierter Elektronik-Designer Level IV" ist dieses Seminar Pflicht. Die abschließende Prüfung besteht aus 12 Multiple Choice Fragen von denen min. 9 richtig beantwortet werden müssen.

Wir bitten Sie, Ihre Übernachtungen selbst zu buchen. Es wurden im folgenden Hotel  Zimmerkontingente eingerichtet. Diese sind bis 3 Wochen vor Veranstaltungsbeginn unter Angabe des Stichworts FED abrufbar. Reservierung Tel. +49 03042831-700, Preis EZ inkl Frühstück 74,00 EUR

Arcadia Hotel Berlin
Frankfurter Allee 73 a
10247 Berlin
Tel: (+49) 30 42831 700

reservation.berlin@ahmm.de

Zahlungspflichtig anmelden