Home Seminare und Kurse Technik-Seminare Leiterplatten-Technologie in Theorie & Praxis

Zielgruppen-Übersicht

Überblick über alle Zielgruppen für Seminare und Kurse des FED

pdficon_small.png
Zur Zielgruppenmatrix

Leiterplatten-Technologie in Theorie & Praxis

25.-26.10.2017, Erlangen

Zur Online-Anmeldung

Einführung

Das Design von Leiterplatten wird allzu häufig ohne die durchgängige Berücksichtigung der heute etablierten Leiterplattentechnologie durchgeführt. Dabei ist eine optimale Auslegung der Leiterplatte nur mit der Kenntnis der Leiterplattentechnologie und deren Prozessen möglich.

Aus diesem Grund wird die Fertigungstechnologie der Leiterplatte in diesem Seminar im Detail behandelt. Kritische Prozesse, die beim Design von Bedeutung sind, werden erläutert. Auch die Materialvielfalt wird in detaillierter Präzision dargestellt.

In zunehmendem Maße müssen internationale Normen beachtet werden (z. B. IPC). Für die unterschiedlichsten Anwendungen sind auch unterschiedliche Anforderungen an den Betrieb einer Baugruppe geknüpft, was eine korrekte Zuordnung der jeweiligen Norm zu den Anforderungen an die Baugruppe bedeutet. 

Oft werden Designs grenzwertig ausgelegt, ohne dass dies notwendig ist. Erst die Kenntnis der Kostenstruktur bei der Leiterplattenfertigung erlaubt das Design einer Leiterplatte unter wertanalytischen Gesichtspunkten.

Zielgruppe

  • Entwickler
  • Technologen aus den Bereichen Bestückung, Löten und Baugruppenmontage
  • Mitarbeiter aus der Leiterplatten- und Baugruppenbeschaffung

Die Teilnehmer sind zum Dialog mit dem Referenten eingeladen. Alle referierten Inhalte werden in vollem Umfang in Papier und als CD zum Selbststudium zur Verfügung gestellt.

Zertifizierter Elektronik-Designer Level IV

ZED WahlmodulFür Teilnehmer am Weiterbildungsprogramm zur Erlangung der Qualifikation "Zertifizierter Elektronik-Designer Level IV" steht dieses Seminar neben anderen als Auswahl. Die abschließende Prüfung besteht aus 12 Multiple Choice Fragen von denen min. 9 richtig beantwortet werden müssen. Das Prüfungsergebnis geht auf Wunsch in die Bewertung zum ZED Level IV ein.

Erfahren Sie mehr über den Abschluss Zertifizierter Elektronik-Designer (ZED Level I - IV)

Seminarthemen

Tag 1

Allgemeiner Überblick

  • Geschichte der Leiterplatte
  • Wo steht die Leiterplatte 2017?
  • Ausblick auf die weitere Entwicklung

Material und deren Eigenschaften

  • Grundlagen
  • Eigenschaften
  • Halbzeuge für den Aufbau von Substraten
  • Datenblätter/Normen und deren Aussagen

Aufbauten

  • Grundlagen
  • Einseitig/Doppelseitig Durchkontaktiert
  • Multilayer, inklusive HDI-Aufbauten
  • Sonderaufbauten/Starr- Flex/HF/Hochstrom

Konstruktion und Designregeln

  • Mechanik, mechanische Bearbeitung
  • Fertigungs- und Anwendernutzen
  • Designregeln
  • Toleranzen

Schliffbilder

  • Grundlagen
  • Wozu dient das Schliffbild
  • Was können qualifizierte Schliffe aussagen
  • Lesen von Schliffen

Tag 2

Daten und Dokumentation

  • Dokumentation für die Fertigung
  • Datenoptimierung und ihre Auswirkungen

Leiterplattenendoberflächen

  • Grundlagen
  • Details zu den unterschiedlichen Oberflächen
  • Lagerung von Leiterplatten

Thermische Beständigkeit

  • Temperatur und Substratmaterial
  • Schädigungsmechanismen

Strom/Entwärmung

  • Grundlagen
  • Dimensionierung
  • Technologie

Normen und die IPC

  • Stellenwert von Normen und Regelwerken, Beispiele
  • Normen und Qualität, Fehlerbilder/Gutbilder

Wertanalytische Elemente I

  • Bewertung fertigungstechnischer Attribute
  • Einflüsse von Layout/Nutzen auf die Kosten

Wertanalytische Elemente II

  • Liefervorschrift, Qualität, Audit
  • Kostenrechnung und Beispiele

Zusammenfassung

Schulungszeiten

1./2. Tag:  08:30 - 17:00 Uhr

Termine und Orte


25.-26.10.2017 Erlangen

Hotel NH Erlangen
Beethovenstr. 3
91052 Erlangen
Tel.: +49 9131 89120

Anreise: http://www.nh-hotels.de/hotel/nh-erlangen/karte

Übernachtungen

Wir bitten Sie, Ihre Übernachtungen selbst zu buchen. Es wurden im Hotel  NH Erlangen Zimmerkontingente eingerichtet. Diese sind bis 4 Wochen vor Anreise unter Angabe des Stichworts FED abrufbar. EZ inkl Frühstück 129,00 EUR. Reservierungen unter Tel. +49 (0)30 2238 0233 oder +800 01150116, E-Mail: reservierungen@nh-hotels.com.

Bedingungen / Teilnahmegebühren

FED-Mitglieder:   840,- EUR
weitere Teilnehmer desselben Unternehmens  715,- EUR

Nichtmitglieder:  1.150,- EUR
weitere Teilnehmer desselben Unternehmens 990,- EUR

Enthaltene Leistungen

Ausführliche Schulungsunterlagen, Prüfung zur Anrechnung ZED Level IV, Teilnahmezertifikat, Mittagessen und alkoholfreie Pausengetränke.


Die Schulungen werden in Deutsch gehalten.

Nach Eingang Ihrer Anmeldung erhalten Sie als Bestätigung der Teilnahme eine Rechnung mit dem Zahlbetrag. Der Kostenbeitrag ist vor Veranstaltungsbeginn an den FED zu überweisen. Bitte zahlen Sie erst nach Erhalt der Rechnung.

Bei Stornierung der Anmeldung zwischen 28 und 14 Tagen vor Seminar-/Kursbeginn (nur schriftlich per Post, E-Mail oder Telefax möglich – es gilt der Posteingangsstempel) wird eine Stornogebühr in Höhe von 10 % des Gesamtrechnungsbetrages erhoben. Danach ist in jedem Fall der volle Betrag zu zahlen. Bei Nichterscheinen oder verspäteter Abmeldung besteht kein Anspruch auf Rückerstattung der Teilnahmegebühr.

Der Veranstalter behält sich das Recht vor, den Seminartermin auch nach erfolgter Anmeldebestätigung unter Rückerstattung der Gebühren abzusagen.

Mindestteilnehmerzahl: 8

Es gelten im Übrigen die Allgemeinen Geschäftsbedingungen des FED.

Ihre Referenten

Dipl.-Ing. Lothar Oberender

oberender.jpg

Nach Abschluss seines Studiums der Fertigungstechnik in Köln und Berlin kam Lothar Oberender als Leiter der Arbeitsvorbereitung im Bereich Elektronikfertigung der Diehl Datensysteme, Nürnberg, erstmals mit elektronischen Baugruppen in Berührung. Danach absolvierte er ein Studium der Produktionstechnik an der TU Berlin. Von 1973 bis 2005 war Lothar Oberender bei der ANDUS ELECTRONICGmbH, Berlin, jeweils in verschiedenen Unternehmensbereichen in leitenden Positionen tätig.

Mit besonderer Intensität widmete er sich neben dem Leiterplattensubstrat der Aufbau- und Verbindungstechnik und der Bearbeitung von Forschungsvorhaben in Kooperationen mit anderen Industriepartnern, Universitäten und Instituten

Von Anfang 2006 bis Mitte 2013 zeichnete Herr Oberender bei der Häusermann GmbH in Gars am Kamp für den Bereich Technologie verantwortlich.

Ihre Ansprechpartner

Brandt

Antje Brandt
E-Mail senden

 

Koeckeritz

Sandra Köckeritz
E-Mail senden